Стр. 30
Страницы:
Стр.1 |
Стр.2 |
Стр.3 |
Стр.4 |
Стр.5 |
Стр.6 |
Стр.7 |
Стр.8 |
Стр.9 |
Стр.10 |
Стр.11 |
Стр.12 |
Стр.13 |
Стр.14 |
Стр.15 |
Стр.16 |
Стр.17 |
Стр.18 |
Стр.19 |
Стр.20 |
Стр.21 |
Стр.22 |
Стр.23 |
Стр.24 |
Стр.25 |
Стр.26 |
Стр.27 |
Стр.28 |
Стр.29 |
Стр.30 |
Стр.31 |
Стр.32 |
Стр.33 |
Стр.34 |
Стр.35 |
Стр.36 |
Стр.37 |
Стр.38 |
Стр.39 |
Стр.40 |
Стр.41 |
Стр.42 |
Стр.43 |
Стр.44 |
Стр.45 |
Стр.46 |
Стр.47 |
Стр.48 |
Стр.49 |
Стр.50 |
Стр.51 |
Стр.52 |
Стр.53 |
Стр.54 |
Стр.55 |
Стр.56
оборудование необходимы для работы
другого оборудования или других
систем;
б) цифровые ЭВМ или сопутствующее
оборудование не являются основным
элементом другого оборудования или
других систем; и
в) технология для цифровых ЭВМ и
сопутствующего оборудования
подпадает под действие пункта 4.5
Особые примечания:
1. Контрольный статус оборудования
обработки сигналов или улучшения
качества изображения, специально
спроектированного для другого
оборудования с функциями,
ограниченными функциональным
назначением другого оборудования,
определяется контрольным статусом
другого оборудования, даже если
первое соответствует критерию
основного элемента.
2. Для определения контрольного
статуса цифровых ЭВМ или
сопутствующего оборудования
для телекоммуникационной
аппаратуры см. часть 1 Категории 5
(Телекоммуникации)
4.1.3.1. Спроектированные или 8471
модифицированные для обеспечения (кроме 8471 10)
отказоустойчивости
Примечание.
Применительно к пункту 4.1.3.1
цифровые ЭВМ и сопутствующее
оборудование не считаются
спроектированными или
модифицированными для обеспечения
отказоустойчивости, если в них
используется любое из следующего:
а) алгоритмы обнаружения или
исправления ошибок, хранимые в
оперативной памяти;
б) взаимосвязь двух цифровых ЭВМ
такая, что если активный центральный
процессор отказывает, ждущий, но
отслеживающий центральный процессор
может продолжить функционирование
системы;
в) взаимосвязь двух центральных
процессоров посредством каналов
передачи данных или с применением
общей памяти, чтобы обеспечить
одному центральному процессору
возможность выполнять другую работу,
пока не откажет второй центральный
процессор, тогда первый центральный
процессор принимает его работу на
себя, чтобы продолжить
функционирование системы; или
г) синхронизация двух центральных
процессоров, объединенных
посредством программного обеспечения
так, что один центральный
процессор распознает, когда
отказывает другой центральный
процессор, и восстанавливает задачи
отказавшего устройства;
4.1.3.2. Цифровые ЭВМ, имеющие совокупную 8471
теоретическую производительность (кроме 8471 10)
(СТП) свыше 28000 Мтопс;
4.1.3.3. Электронные сборки, специально 8471
спроектированные или (кроме 8471 10)
модифицированные для повышения
производительности путем объединения
вычислительных элементов таким
образом, чтобы совокупная
теоретическая производительность
объединенных сборок превышала
пределы, указанные в пункте 4.1.3.2
Примечания:
1. Пункт 4.1.3.3 распространяется
только на электронные сборки и
программируемые взаимосвязи, не
превышающие пределы, указанные в
пункте 4.1.3.2, при поставке в виде
необъединенных электронных сборок.
Он не применим к электронным
сборкам, конструкция которых
пригодна только для использования в
качестве сопутствующего
оборудования, контролируемого по
пунктам 4.1.3.4 или 4.1.3.5.
2. По пункту 4.1.3.3 не
контролируются электронные сборки,
специально спроектированные для
продукции или целого семейства
продукции, максимальная конфигурация
которых не превышает пределы,
указанные в пункте 4.1.3.2;
4.1.3.4. Графические акселераторы или 8473 30 100
графические сопроцессоры,
превышающие скорость исчисления
трехмерных векторов, равную
200000000;
4.1.3.5. Оборудование, выполняющее 8543 89 950 0
аналого-цифровые преобразования,
превосходящее пределы, указанные в
пункте 3.1.1.1.5;
4.1.3.6. Исключен
4.1.3.7. Аппаратура, специально разработанная 8471 90 000 0
для обеспечения внешней взаимосвязи
цифровых ЭВМ или сопутствующего
оборудования, которые в
коммуникациях имеют скорость
передачи данных свыше 1,25 Гбайт/с
Примечание.
По пункту 4.1.3.7 не контролируется
оборудование внутренней взаимосвязи
(например, объединительные платы,
шины), оборудование пассивной
взаимосвязи, контроллеры доступа к
сети или контроллеры каналов связи
4.1.4. Нижеперечисленные ЭВМ, специально 8471
спроектированное сопутствующее
оборудование, электронные сборки и
компоненты для них:
4.1.4.1. ЭВМ с систолической матрицей;
4.1.4.2. Нейронные ЭВМ;
4.1.4.3. Оптические ЭВМ
4.2. Испытательное, контрольное и
производственное оборудование - нет
4.3. Материалы - нет
4.4. Программное обеспечение
Примечание.
Контрольный статус программного
обеспечения для разработки,
производства или использования
оборудования, указанного в других
категориях, определяется по описанию
соответствующей категории. В данной
категории дается контрольный статус
программного обеспечения для
оборудования этой категории
4.4.1. Программное обеспечение, специально
спроектированное или
модифицированное для разработки,
производства или использования
оборудования или программного
обеспечения, контролируемых по
пункту 4.1 или 4.4
4.4.2. Программное обеспечение, специально
спроектированное или
модифицированное для поддержки
технологии, контролируемой по
пункту 4.5
4.4.3. Специальное программное обеспечение,
такое, как:
4.4.3.1. Программное обеспечение операционных
систем, инструментарий разработки
программного обеспечения и
компиляторы, специально
разработанные для оборудования
многопоточной обработки данных в
исходных кодах;
4.4.3.2. Исключен
4.4.3.3. Программное обеспечение, имеющее
характеристики или выполняющее
функции, которые превосходят
пределы, указанные в части 2
Категории 5 (Защита информации);
Примечание.
По пункту 4.4.3.3 не контролируется
программное обеспечение, когда оно
вывозится пользователями для своего
индивидуального использования
4.4.3.4. Операционные системы, специально
разработанные для оборудования
обработки в реальном масштабе
времени, гарантирующие время
обработки полного прерывания
менее 20 мкс
4.5. Технология
4.5.1. Технологии, в соответствии с
общим технологическим примечанием
предназначенные для разработки,
производства или использования
оборудования или программного
обеспечения, контролируемых по
пункту 4.1 или 4.4
Техническое примечание
(по вычислению совокупной теоретической производительности)
Используемые сокращения:
ВЭ - вычислительный элемент (обычно арифметическое логическое
устройство);
ПЗ - плавающая запятая;
ФЗ - фиксированная запятая;
t - время решения;
XOR - исключающее ИЛИ;
ЦП - центральный процессор;
ТП - теоретическая производительность (одного вычислительного
элемента);
СТП - совокупная теоретическая производительность (всех
вычислительных элементов);
R - эффективная скорость вычислений;
ДС - длина слова (число битов);
L - корректировка длины слова (бита);
АЛУ - арифметическое и логическое устройство;
x - знак умножения.
Время решения "t" выражается в микросекундах, ТП или СТП
выражается в миллионах теоретических операций в секунду, ДС
выражается в битах.
Основной метод вычисления СТП
СТП - это мера вычислительной производительности в миллионах
теоретических операций в секунду. При вычислении совокупной
теоретической производительности конфигурации вычислительных
элементов (ВЭ) необходимо выполнить три следующих этапа:
1. Определить эффективную скорость вычислений для каждого
вычислительного элемента (ВЭ).
2. Произвести корректировку на длину слова (L) для этой
скорости (R), что даст в результате теоретическую производительность
(ТП) для каждого вычислительного элемента (ВЭ).
3. Объединить ТП и получить суммарную СТП для данной
конфигурации, если имеется больше одного вычислительного элемента.
Подробное описание этих процедур приведено ниже.
Примечания:
1. Для объединенных в подсистемы вычислительных элементов,
имеющих и общую память, и память каждой подсистемы, вычисление СТП
производится в два этапа: сначала ВЭ с общей памятью объединяются в
группы, затем с использованием предложенного метода вычисляется СТП
групп для всех ВЭ, не имеющих общей памяти.
2. Вычислительные элементы, скорость действия которых
ограничена скоростью работы устройства ввода-вывода данных и
периферийных функциональных блоков (например, дисковода,
контроллеров системы передачи и дисплея), не объединяются при
вычислении СТП.
В приведенной ниже таблице демонстрируется метод расчета
эффективной скорости вычислений R для каждого вычислительного
элемента:
Этап 1: Эффективная скорость вычислений (R)
--------------------------T----------------------------------------------
Для вычислительных ¦ Эффективная скорость вычислений
элементов, реализующих: ¦
--------------------------+----------------------------------------------
только ФЗ 1/[3x(время сложения ФЗ)]
если операции сложения нет, то через
умножение: 1/(время умножения ФЗ)
(Rфз) если нет ни операции сложения, ни операции
умножения, то Rфз рассчитывается через самую
быструю из имеющихся арифметических операций:
1/[3x(время операции ФЗ)]
см.примечания X и Z
только ПЗ МАХ {1/(время сложения ПЗ),
(Rпз) 1/(время умножения ПЗ)}
см.Примечания X и Y
и ФЗ, и ПЗ вычисляется как Rфз, так и Rпз
(R)
Для простых логических 1/[3x(время логической операции)]
процессоров, не
выполняющих указанные здесь время логической операции - это время
арифметические операции выполнения операции "исключающее ИЛИ", а если
ее нет, то берется самая быстрая простая
логическая операция
см.примечания X и Z
Для специализированных R = R' x ДС / 64,
логических процессоров, где R' - число результатов в секунду
не выполняющих указанные ДС - число битов, над которым выполняется
арифметические и логическая операция
логические операции 64 - коэффициент, нормализующий под
64-разрядную операцию
Примечание. Каждый ВЭ должен оцениваться независимо.
Примечание W. После полного выполнения конвейерной обработки
данных в каждом машинном цикле может быть определена скорость
обработки вычислительных элементов, способных выполнять одну
арифметическую или логическую операцию. Эффективная скорость
вычислений (R) для таких ВЭ при конвейерной обработке данных выше,
чем без ее использования.
Примечание X. Для вычислительных элементов, которые выполняют
многократные арифметические операции за один цикл (например, два
сложения за цикл), время решения t вычисляется как:
время цикла
t = ---------------------------------------.
число арифметических операций в цикле
Вычислительный элемент, который выполняет разные типы
арифметических или логических операций в одном машинном цикле,
должен рассматриваться как множество раздельных ВЭ, работающих
одновременно (например, ВЭ, выполняющий в одном цикле операции
сложения и умножения, должен рассматриваться как два ВЭ, один из
которых выполняет сложение за один цикл, а другой - умножение за
один цикл). Если в одном ВЭ реализуются как скалярные, так и
векторные функции, то используют значение самого короткого времени
исполнения.
Примечание Y. Если в ВЭ не реализуется ни сложение ПЗ, ни
умножение ПЗ, а выполняется деление ПЗ, то
Rпз = 1 / (время деления ПЗ).
Если в ВЭ реализуется обратная величина П3, но не сложение П3,
умножение П3 или деление П3, тогда
Rпз = 1 / (время обратной величины ПЗ).
Если нет и деления, то используется эквивалентная операция.
Если ни одна из указанных команд не используется, то Rпз=0.
Примечание Z. Простая логическая операция - это операция, в
которой в одной команде выполняется одно логическое действие не
более чем над двумя операндами заданной длины. Сложная логическая
операция - это операция, в которой в одной команде выполняются
многократные логические действия над двумя или более операндами и
выдается один или несколько результатов. Скорости вычислений
рассчитываются для всех аппаратно поддерживаемых длин операндов,
рассматривая обе последовательные операции (если поддерживаются) и
непоследовательные операции, использующие самые короткие операции
для каждой длины операнда, с учетом следующего:
1. Последовательные, или операции регистр-регистр. Исключаются
чрезвычайно короткие операции, генерируемые для операций на заранее
определенном операнде или операндах (например, умножение на 0 или
1). Если операций типа регистр-регистр нет, следует
руководствоваться пунктом 2.
2. Самая быстрая операция регистр - память или память-регистр.
Если и таких нет, следует руководствоваться пунктом 3.
3. Память-память.
В любом случае из вышеперечисленных используйте самые короткие
операции, указанные в паспортных данных изготовителем.
Этап 2: ТП для каждой поддерживаемой длины операнда ДС
Пересчитайте эффективную скорость вычислений R (или R') с
учетом корректировки длины слова L:
ТП = R x L,
где L = (1/3 + ДС/96).
Примечание. Длина слова ДС, используемая в этих расчетах, это
длина операнда в битах. (Если в операции задействованы операнды
разной длины, пользуйтесь максимальной ДС).
Комбинация мантиссы АЛУ и экспоненты АЛУ в процессоре с
плавающей запятой или функциональном устройстве считается одним
вычислительным элементом с длиной слова (ДС), эквивалентной
количеству битов в представлении данных (32 или 64 разряда) при
вычислении СТП.
Данный пересчет не применяется к специализированным логическим
процессорам, в которых операция "исключающее ИЛИ" не используется. В
этом случае ТП=R.
Выбор максимального результирующего значения ТП для:
каждого ВЭ, использующего только ФЗ (Rфз);
каждого ВЭ, использующего только ПЗ (Rпз);
каждого ВЭ, использующего комбинацию ПЗ и ФЗ ВЭ (R);
каждого простого логического процессора, не использующего ни
одной из указанных арифметических операций; и
каждого специализированного логического процессора, не
использующего ни одной из указанных арифметических или логических
операций.
Этап 3: Расчет СТП для конфигураций ВЭ, включая ЦП
Для ЦП с одним ВЭ
СТП = ТП
(для ВЭ, выполняющих операции как с ФЗ, так и с ПЗ,
ТП = max(ТПфз, ТПпз).
Для конфигураций всех ВЭ, работающих одновременно, СТП
вычисляется следующим образом:
Примечания:
1. Для конфигураций, в которых все ВЭ одновременно не работают,
из возможных конфигураций ВЭ выбирается конфигурация с наибольшей
СТП. Значение ТП для каждого ВЭ возможной конфигурации, используемое
при подсчете СТП, выбирается как максимально возможное теоретическое
значение.
Особое примечание. Возможные конфигурации, в которых ВЭ
работают одновременно, определяются по результатам работы всех ВЭ,
начиная с самого медленного ВЭ (он нуждается в большем количестве
циклов для завершения операций) и заканчивая самым быстрым ВЭ.
Конфигурация вычислительных элементов, которая устанавливается в
течение машинного цикла, и является возможной конфигурацией.
При определении результата должны приниматься в расчет все
технические средства и (или) схема ограничения целостности
перекрывающихся операций.
2. Один кристалл интегральной схемы или одна печатная плата
может содержать множество ВЭ.
3. Считается, что одновременная работа ВЭ имеет место, если
изготовитель вычислительной системы в инструкции или брошюре по
эксплуатации этой системы заявил о наличии совмещенных, параллельных
или одновременных операций или действий.
4. Значения СТП не суммируются для конфигураций ВЭ,
взаимосвязанных в локальные вычислительные сети, вычислительные
сети, объединенные устройствами ввода - вывода, контроллерами
ввода - вывода и любыми другими взаимосвязанными системами передачи,
реализованными программными средствами.
5. Значение СТП должно суммироваться для множества ВЭ,
специально разработанных для повышения их характеристик за счет
объединения ВЭ, их одновременной работы с общей или коллективной
памятью, в случае объединения ВЭ в единую конфигурацию путем
использования специально разработанных технических средств. Это не
относится к электронным сборкам, указанным в пункте 4.1.3.3
СТП = ТП1 + C2 x ТП2 + ... + Cn x ТПn,
где ТП упорядочиваются согласно их значению, начиная с ТП1, имеющей
наибольшую величину, затем ТП2 и, наконец, ТПn, имеющая наименьшую
величину. Ci - коэффициент, определяемый силой взаимосвязей между ВЭ
следующим образом:
для случая множества ВЭ, работающих одновременно и имеющих
общую память:
C2 = C3 = C4 = ... = Cn = 0,75.
Примечания:
1. Когда СТП вычислена вышеуказанным методом и величина ее не
превышает 194 Мтопс, Ci может быть определена дробью, числитель
которой равен 0,75, а знаменатель - корню квадратному из m, где m -
количество ВЭ или групп ВЭ общего доступа при условии:
а) ТПi каждого ВЭ или группы ВЭ не превышает 30 Мтопс;
б) общий доступ ВЭ или группы ВЭ к основной памяти (исключая
кэш - память) осуществляется по общему каналу; и
в) только один ВЭ или группа ВЭ может использовать канал в
любое данное время.
Особое примечание. Сказанное выше не относится к пунктам,
контролируемым по Категории 3.
2. Считается, что ВЭ имеют общую память, если они адресуются к
общему блоку твердотельной памяти. Эта память может включать в себя
кэш - память, оперативную память или иную внутреннюю память. Внешняя
память типа дисководов, лентопротяжек или дисков с произвольным
доступом сюда не входит.
Для случая множества ВЭ или групп ВЭ, не имеющих общей памяти,
взаимосвязанных одним или более каналами передачи данных
Ci = 0,75 x ki (i = 2, ..., 32) (см.примечание ниже)
= 0,60 x ki (i = 33, ..., 64)
= 0,45 x ki (i = 65, ..., 256)
Страницы:
Стр.1 |
Стр.2 |
Стр.3 |
Стр.4 |
Стр.5 |
Стр.6 |
Стр.7 |
Стр.8 |
Стр.9 |
Стр.10 |
Стр.11 |
Стр.12 |
Стр.13 |
Стр.14 |
Стр.15 |
Стр.16 |
Стр.17 |
Стр.18 |
Стр.19 |
Стр.20 |
Стр.21 |
Стр.22 |
Стр.23 |
Стр.24 |
Стр.25 |
Стр.26 |
Стр.27 |
Стр.28 |
Стр.29 |
Стр.30 |
Стр.31 |
Стр.32 |
Стр.33 |
Стр.34 |
Стр.35 |
Стр.36 |
Стр.37 |
Стр.38 |
Стр.39 |
Стр.40 |
Стр.41 |
Стр.42 |
Стр.43 |
Стр.44 |
Стр.45 |
Стр.46 |
Стр.47 |
Стр.48 |
Стр.49 |
Стр.50 |
Стр.51 |
Стр.52 |
Стр.53 |
Стр.54 |
Стр.55 |
Стр.56
|